211硕士毕业,三年工作经验;
熟练掌握xilinx FPGA的开发设计,有ZYNQ的开发经验;
熟练掌握时序约束分析;
熟练掌握PCIE、LVDS、serdes等高速接口的应用;
熟练掌握UVM自动化环境的搭建,仿真case的编写;
熟练掌握vcs/verdi、vivado等软件的应用;
熟练掌握matlab程序的编写;
有多人开发项目的经验;
能负责单颗完整FPGA的所有开发;
基于xilinx ZYNQ、A7等器件的开发,项目开发中用到的接口包括pcie、serdes、lvds、ddr、网口等;算法的移植、dsp的的应用等;并且熟练掌握UVM仿真环境的编写;FPGA本身是工具,可以快速理解相应的设计要求,进行相关的设计;
本身项目非常大,光FPGA开发人员就多达10位,Bsp、dsp、硬件人数也非常多;项目本身没法讲解,主要就是通过pice与海思和x86的进行通信以及数据的交互,通过网口等与其余FPGA以及hisi等进行数据交互;内部做大量的设计需求;整个资源的消耗在13W个lut;
能够完整进行自动化环境的仿真设计;熟练掌握UVM的设计开发,能够根据设计需求设计出完整的自动化仿真环境;