FPGA高级工程师,熟练掌握Xilinx的ISE、VIVADO平台,有全系列FPGA型号的开发经验。同时也熟练掌握Altera/INTEL的Quartus平台,有相关开发经验。擅长FPGA逻辑开发,摄像头驱动,DDR接口控制,图像采集,深度学习算法加速,深度学习硬件架构设计与实现,算法模型的量化与加速。
项目描述: 原创非指令集模式的异构加速方案,基于云/本地平台HDK的RTL级二次开发方案,各模型完全兼容(原创的、高效的、自动化的浮点转定点解决方案,适配所有模型的参数取值范围),支持第三方模型加速,推理速度1122fps,推理延迟1.783ms,FPGA与Matlab推理结果一致率98.75%,已验证模型: 鉴黄二分类、正侧脸五分类、TensorFlow官网MobileNetV2示例1001任选8分类、暴恐五分类(迁移学习);
实现平台: Intel A10 PAC(Intel A10)、华为FP1/FX600(Xilinx VU9P)、浪潮S10A(Inel S10)、浪潮F10A(Intel A10)、AWS F1(Xilinx VU9P)、某公司小型化平台(Xilin ZU7E/ 322fps);